详细说明

GW48-PK4A

暂无价格
收藏
  • 产品说明

系统配置:

★  下载模块:

◆USB-Blaster JTAG编程下载器;

◆ByteBlasterMV编程下载器,能对不同公司的FPGA/CPLD和51单片机在线编程;

★   电源模块:

◆内置电源,含标准+/-12V5V3.3V2.5V1.5V混合工作电压功率输出电路模块;

◆过载保护开关电源;

★  显示、接口模块:

LED、数码管、扬声器;

◆10键,单键可输出4位二进制,显示为HEX形式;

◆可输入最高达32位二进制数,以HEX形式显示;

◆含12个可重配置实验电平开关;2个其他用途键;

◆含扫描的智能译码电路模块,直通非译码、BCD译码、16进制译码;

◆20X4字符液晶,4*4矩阵键盘;

◆7寸TFT彩屏液晶;

◆步进电机,能进行步进细分控制实验;

◆直流电机,含闭环转速控制系统,光电脉冲计数,提供光电脉冲硬件消抖动设计;

◆数字温度测控模块;

◆完成图象或文字显示功能的VGA接口;

◆标准PS/2鼠标接口和PS/2键盘接口各1个;

◆CPLD3032接口模块;

◆16个LED独立控制端。

   数模器件及存储器模块

◆含A/D和D/A器件及其接口;

◆含D/A与LM311构成的FPGA可控A/D设计项目模块;

◆供DDS函数发生器用的幅度、偏移调谐模块;

◆含有源滤波电路,供波形发生器的设计之用;

  ★  扩展模块:

◆兼容模拟EDA器件含ispPAC器件适配板;

◆可增加DDS函数发生器接口;

◆外扩展IO口模块;

◆CPLD/FPGA万能接口模块;

  ★ 时钟源模块:

◆含4组20MHz至1Hz标准频率宽频信号源;

  ★ 其它附件:

◆电源线、UART通信电缆、在系统下载电缆、扩展口连接线。

适配板型号GW3C40A:                              

★ 硬件资源:

◆  FPGA EP3C40Q240,约200万门规模;约4万逻辑宏单元;120万RAM bit,是FLEX 10K10的2016倍;22对LVDS差分通道;252个9X9bit嵌入式硬件数字乘法器;4个锁相环,可分/倍频范围:2kHz-1300MHz;8个差分专用时钟通道。

◆  用于FPGA掉电保护配置器件16M Flash,10万次重复编程次数,且可兼作软核嵌入式系统数据存储器;

★ 接口资源:

◆JTAG、AS下载口;

◆USB接口;

◆PS/2键盘、鼠标接口一个;

◆VGA口一个;

◆以太网口;

◆EPM3032A CPLD;

◆RS232串口1个;

◆SD卡接口,可接1-2GB Flash;

◆20MHz时钟源(可倍频到300MHz)1个;

◆语音采样口;

◆立体声输出口;

◆MIC模拟输入口;

◆高速时钟口一个;

◆IO扩展口

字符、点阵液晶接口

◆扬声器一个。

◆超高速双通道DAC及ADC板接口;

适配板型号GW_ADDA:                               

★ 硬件资源:

◆180MHz转换时钟率双路超高速10位DAC

◆50MHz单通道超高速8位ADC;

◆300MHz超高速单运放2个;

◆专用时钟输入口;

DDS函数发生器型号KX-DDSM:                            

★ 功能说明:

此模块可配置与本公司EDA/SOPC主系统相配,具体功能请参照第一节

   ★ 硬件资源:

 ◆180MHz转换时钟率单路路超高速10位DAC

 ◆300MHz超高速单运放1个;

 ◆Cyclone FPGA 1C3Q144,12万门

 ◆掉电保护配置器件1M Flash

 ◆isp单片机8253;

 ★ 功能说明:

    GW48-PK2/4系统配套的全数字型DDS函数信号发生器模块含FPGA、单片机、超高速DAC、高速运放等。既可用作全数字型DDS函数信号发生器,同时也可作为EDA/DSP系统及专业级DDS函数信号发生器设计开发平台。作为DDS函数发生器的功能主要包括:等精度频率计,全程扫频信号源(扫速、步进频宽、扫描方式等可数控),移相信号发生,里萨如图信号发生,方波/三角波/锯齿波和任意波形发生器,以及AM、PM、FM、FSK、ASK、FPK等各类调制信号发生器。GW48-PK2/4系统上可配有一个功能强大的DDS函数信号发生器。此信号发生器的主模块,请浏览光盘里PPT“实验系统说明“,PK4插于平台的左上方图2:35,PK2可插左上方或有。它必须结合插座45上插的20字X4行字符型液晶和插座47上插的4X4键盘,联合使用,这是实验的辅助测试和信号系统。由于此系统设计的操作较多,功能也较丰富。    可重构DDS函数信号发生器使用了有别于传统模拟信号发生器和普通DDS函数信号发生器的更新换代理念。尽管普通DDS函数信号发生器同样采用了数字频率直接合成技术,有许多模拟信号发生器无法比拟的优点:频率精度高、无量程限制、信号过度时间极短、波形精度高、不同方式和全程扫描特性好、调整功能强、全数字化控制、稳定可靠等等,但由于采用DDS专用器件,缺乏灵活性,功能受限于专用芯片的即定功能,不仅无法适应用户许多特定功能的要求,就是不少专用功能也无法实现,从而在不少应用场合使用户面对许多尴尬局面。这是因为任何一台功能强大的DDS信号发生器都不可能总是满足用户,特别是通信系统或一些电子系统设计领域的用户的需求,如一些特定编码方式或调制方式的信号发生功能和解调功能等。      可重构DDS函数信号发生器基于EDA/SOPC设计技术及数控制振荡器NCO/DDS、AM纯数字发生器(注意,目前绝大多数DDS信号发生器的AM信号是靠模数结合,如使用模拟乘法器等方式生成的,因此在数字通信中没有实用价值)、数字锁相环等IP核,是EDA/SOPC技术高度发展的产物,它彻底解决了普通DDS信号发生器的传统缺陷,而且整体功能和性能都有了质的飞跃。1、作为普通函数信号发生器,从技术的先进性、功能的完备性、使用的便利性及性能指标的优越方面看,此系统无论作为普通信号发生器,还是高档函数信号发生器,都可谓当之无愧。2、作为应用电路模块的开发系统。由于该系统是基于EDA技术和大规模高速FPGA,具有良好的重构功能,以及端口完善的驱动与保护特性,开发者大量的硬件模型和实用系统(特别是通信领域中的各类功能模块)可以借助该系统,以及QuartusII、硬件描述语言等迅速开发出来。3、作为大学生电子设计竞赛的实验系统和开发系统。由于该系统中的许多功能都曾出现在历届大学生电子设计竞赛的赛题中,且该系统的性能指标都超越了相关赛题中发挥部分要求的技术指标,而实现方法又十分类似(技术类型和软硬件方面),所以无论作为培训工具还是实战开发系统,都可以帮助竞赛者高效对付许多类型的赛题。因此,该系统同样可作为毕业设计、学位论文、课余科技活动高效有力的开发工具。4、作为自主创新型实验开发系统。创新就是原创,就是独创,在电子领域就是设计出全新而又性能优良适用面宽阔的系统或功能模块。创新是需要适当平台(可行性环境)的,几个74系列器件构成的平台,显然不如单片机系统,而单片机系统又不及嵌入式系统,但嵌入式系统在自主设计方面又不及SOPC/EDA技术。因为嵌入式系统中几乎所有硬件模块,从CPU到各种接口功能模块都是现成的,开发者主要工作是在软件方面,虽说可以在此平台上有许多创新之作,但最重要的自主知识产权却无法拥有,因为硬件的产权是属于别人的。    显然,创新不等于自主,只有创新而没有自主,则很可能失去创新的价值和意义,从本质上看,便不能属于真正的创新。而EDA/SOPC技术则解决了硬件设计、软件设计和综合设计的根本问题,从而也解决了创新和自主这一对矛盾,不言而喻,基于EDA技术的平台将为设计者提供了最大可能的自主创新的平台。功能模块和信号通道:

1A通道。这里DDS函数信号发生器模拟信号输出通道的A通道(此信号发生器可以输出双通道模拟信号),如正弦波信号等,幅度最大+/-10V,可通过电位器调谐。

2TTL信号输出。此是DDS函数信号发生器的TTL信号输出口。

(3)B通道。这里DDS函数信号发生器模拟信号输出通道的B通道之信号口。如果需要得到B通道的模拟信号输出,必须将此B通道口线与某一DAC的输入接口,然后得到输出信号。

(4)信号测试输入口。即“TTL输入”口。可以通过DDS函数信号发生器测试此口输入信号的频率、脉宽、占空比等。数字调制信号和扫频信号外部控制时钟也可通过此口进入。

 EDA实验项目:

   ◆ 8位全加器实验;        

    ◆ 2选1多路选择器;   

    ◆ 4位加法计数器;     

    ◆ 8位硬件加/减法器;

    ◆ 秒表设计 抢答器设计; 

    ◆ 7段译码器设计;    

    ◆ 数控分频器;

    ◆ 正负脉宽调制器;        

    ◆ 移位寄存器;            

    ◆ 正弦信号发生器;      

    ◆ 8位16进制频率计;

    ◆ 序列检测器;                

    ◆ 状态机控制ADC采样; 

    ◆ 比较器和DA实现AD;

    ◆ RAM自定制实验

    ◆ ROM自定制实验;         

    ◆ FIFO实验;           

    等等。

   综合/应用开发类实验

    ◆ A/D数据采集电路和简易存储示波器设计;         

    ◆ 移位相加硬件乘法器设计;

    ◆ 乐曲硬件演奏电路设计;

    ◆ VGA图像显示控制器设计;                       

    ◆ DDS直接数字式频率合成器设计;

    ◆ PS/2键盘鼠标控制电子琴模块设计;              

    ◆ FPGA与RS232通信模块设计;

    ◆ USB与FPGA通信实验;                        

    ◆ 基于读写SD卡音乐播放器实验;

    ◆ 基于状态机的16位CPU设计与实现;            

    ◆ DDS设计实验;

    ◆ 等精度数字频率/相位测试仪设计实验;          

    ◆ 信号采集与频谱分析电路设计;

    ◆ A/D转换功能的电路设计;

    ◆  D/A波形发生器;              

    ◆ 采用流水线技术设计高速数字相关器;

    ◆ 硬件电子琴设计;                                       

    ◆ 乒乓球游戏电路设计;

    ◆ 步进电机细分驱动控制设计;                   

    ◆ VGA彩条信号显示控制器设计;

    ◆ VGA图像显示控制器设计游戏控制器;           

    ◆ 嵌入式锁相环PLL应用实验;

    ◆ PS/2鼠标与VGA控制显示游戏模块设计;        

    ◆ FPGA_单片机_PC机双向通信测频模块设计;

    ◆ 彩色液晶屏点灯游戏控制实验;     

    ◆ 彩色液晶屏超级玛丽游戏控制实验;               

    ◆ 基于微程序控制型8位CPU设计与实现;

    ◆ 基于流水线构架的16位RISC CPU设计与实现;   

    ◆ 存储示波器设计;

    ◆10路逻辑分析仪设计;

IP核实验;

    ◆ 8051单片机IP核系列设计实验(9则);          

    ◆ 数控振荡器NCO应用设计;

    ◆ FFT应用设计;                                  

    ◆ FIR数字滤波器应用设计                         

    ◆ 嵌入式逻辑分析仪SignalTapII调用;

 基于DSPBuilder实验

   ◆ 正弦信号发生器设计;                         

   ◆ 正交信号发生器设计;

   ◆ FSK调制器设计;                              

   ◆ 正交幅度调制与解调模型设计实验;

   ◆ FIR数字滤波器设计实验;                      

   ◆ DDS与数字移相信号发生器设计实验;

   ◆ 巴克码检出器设计实验;                       

   ◆ IIR数字滤波器设计实验;

   ◆ m序列伪随机序列发生器设计实验、              

   ◆ RS码编码器设计实验

SOPC实验

   ◆ 流水灯控制 ;                                 

   ◆ UART控制器验证实验;

   ◆ 定时器中断实验;                              

   ◆ SOPC的秒表程序设计;

   ◆ Nios/II的VGA显示终端设计;                   

   ◆ 点阵液晶控制设计;

   ◆ 彩色液晶控制设计;                                           

   ◆ 基于SOPC的GPS系统实验 

   ◆ PWM控制电机转速实验                            

   ◆ 定时器验证实验;

   ◆ GSM短信模块程序设计;                        

   ◆ NiosII Avalon Slave外设  (PWM模块)设计;

   ◆ DMA应用和俄罗斯方块游戏设计;                 

   ◆字符液晶控制设计。

   ◆ 以太网口应用实验。                              

 等等

技术支持: 森云科技 | 管理登录
×
seo seo
Baidu
sogou